Vista normal Vista MARC Vista ISBD

Circuitos lógicos digitales: del diseño al experimento /

Por: Vázquez del Real, Javier.
Colaborador(es): Vázquez del real, Javier [escritor].
Tipo de material: materialTypeLabelLibroEditor: Bogotá: Alpha editorial, 2020Edición: Segunda edición.Descripción: 384 páginas: figuras y tablas en blanco y negro; 24 cm.ISBN: 8782787786743.Tema(s): Diseño de sistemas lógicos | Circuitos asíncronos | ContadoresClasificación CDD: 621.395
Contenidos:
PARTE I. Familias lógicas 1. Puertas lógicas TTL 2. Puertas lógicas CMOS PARTE II. 3. Decodificador binario básico de 2 a 4 4. Síntesis óptima de circuitos combinacionales 5. Sumador complejo, generador de paridad y conversores de código 6. Decodificador binario de 2 a 4 con control de polaridad 7. Diseño lógico con el multiplexor 74x151 8. Unidad aritmética de cuatro bits con el 74x283 PARTE III. Lógica secuencial 9. Generación de señal de reloj con circuitos astables 10. Contador módulo 4 reversible 11. Contador módulo 8 con el 74x90 12. Contadores síncronos con el 74x163 13. Segundero con contadores modulares 14. Registro de desplazamiento con el 74x74 15. Generador de números seudoaleatorios 16. Diseños con el registro de desplazamiento 74x194 17. Autómatas de estados finitos de Mealy y de Moore 18. Biestables asíncronos 19. Divisor de frecuencia asíncrono Apéndices A. El laboratorio docente B. Riesgos eléctricos C. Identificación de pines en circuitos integrados D. Identificación de terminales en componentes optoelectrónicos E. Identificación de terminales en potenciómetros y condensadores F. Valores estándar de resistencia y condensadores G. Notas de simulación H. Notas sobre el álgebra de conmutación I. Bibliografía
Resumen: “Este texto contiene una serie de casos de estudio sobre diseño lógico digital que se exponen paso a paso en capítulos individuales elaborados a modo de sesiones prácticas. Se recurre al versátil programa PSpice como herramienta para analizar a fondo en un entorno de simulación los circuitos bajo estudio. Todos los capítulos vienen acompañados de una sección dedicada a la verificación experimental de los diseños propuestos mediante montajes realizados sobre placas de prototipos. El material se ha agrupado en tres partes: En la primera de ellas, dedicada a presentar las características más relevantes de las familias lógicas TTL y CMOS, se persigue una primera toma de contacto con circuitos integrados digitales mediante montajes experimentales orientados a la caracterización de puertas lógicas pertenecientes a ambas tecnologías. La segunda parte, que incide en cuestiones de diseño digital, está restringida al ámbito de la lógica combinacional y comprende seis capítulos. Cuatro de ellos hacen uso de diferentes tipos de puertas lógicas para implementar una serie de circuitos, entre los que se destacan decodificadores, conversores de código, un sumador completo de un bit y un generador de paridad. Los dos capítulos restantes introducen a la lógica combinacional modular integrada mediante diseños basados en un multiplexor y en un sumador de cuatro bits. En la tercera parte, la más extensa, se amplía el abanico de dispositivos bajo estudio. Se ha escogido una selección de circuitos y sistemas digitales propios de la lógica secuencial y se ha introducido en algunos de los diseños planteados, nueva lógica combinacional, como es el caso de diferentes decodificadores modulares. Si bien la mayoría de los circuitos secuenciales propuestos son de naturaleza síncrona, entre los que se encuentran contadores, registros de desplazamiento y otras máquinas de estados finitos, se ha reservado un espacio para el diseño asíncrono de un divisor de frecuencia.”
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
Tipo de ítem Ubicación actual Colección Signatura Copia número Estado Fecha de vencimiento Código de barras
Libro Libro Biblioteca Central
General
Colección General 621.395 V393c (Navegar estantería) Ej.1 En tránsito de Biblioteca Central a Biblioteca Colegio Cafam Bachillerato desde 12/06/2024 006424

<br /> PARTE I. Familias lógicas<br /> 1. Puertas lógicas TTL<br /> 2. Puertas lógicas CMOS<br /> PARTE II. <br /> 3. Decodificador binario básico de 2 a 4 <br /> 4. Síntesis óptima de circuitos combinacionales<br /> 5. Sumador complejo, generador de paridad y conversores de código<br /> 6. Decodificador binario de 2 a 4 con control de polaridad<br /> 7. Diseño lógico con el multiplexor 74x151<br /> 8. Unidad aritmética de cuatro bits con el 74x283<br /> PARTE III. Lógica secuencial<br /> 9. Generación de señal de reloj con circuitos astables<br /> 10. Contador módulo 4 reversible<br /> 11. Contador módulo 8 con el 74x90<br /> 12. Contadores síncronos con el 74x163<br /> 13. Segundero con contadores modulares<br /> 14. Registro de desplazamiento con el 74x74<br /> 15. Generador de números seudoaleatorios<br /> 16. Diseños con el registro de desplazamiento 74x194<br /> 17. Autómatas de estados finitos de Mealy y de Moore<br /> 18. Biestables asíncronos<br /> 19. Divisor de frecuencia asíncrono <br /> Apéndices<br /> A. El laboratorio docente<br /> B. Riesgos eléctricos<br /> C. Identificación de pines en circuitos integrados<br /> D. Identificación de terminales en componentes optoelectrónicos<br /> E. Identificación de terminales en potenciómetros y condensadores<br /> F. Valores estándar de resistencia y condensadores<br /> G. Notas de simulación<br /> H. Notas sobre el álgebra de conmutación<br /> I. Bibliografía<br />

“Este texto contiene una serie de casos de estudio sobre diseño lógico digital que se exponen paso a paso en capítulos individuales elaborados a modo de sesiones prácticas. Se recurre al versátil programa PSpice como herramienta para analizar a fondo en un entorno de simulación los circuitos bajo estudio. Todos los capítulos vienen acompañados de una sección dedicada a la verificación experimental de los diseños propuestos mediante montajes realizados sobre placas de prototipos.<br /> <br /> El material se ha agrupado en tres partes:<br /> En la primera de ellas, dedicada a presentar las características más relevantes de las familias lógicas TTL y CMOS, se persigue una primera toma de contacto con circuitos integrados digitales mediante montajes experimentales orientados a la caracterización de puertas lógicas pertenecientes a ambas tecnologías.<br /> <br /> La segunda parte, que incide en cuestiones de diseño digital, está restringida al ámbito de la lógica combinacional y comprende seis capítulos. Cuatro de ellos hacen uso de diferentes tipos de puertas lógicas para implementar una serie de circuitos, entre los que se destacan decodificadores, conversores de código, un sumador completo de un bit y un generador de paridad. Los dos capítulos restantes introducen a la lógica combinacional modular integrada mediante diseños basados en un multiplexor y en un sumador de cuatro bits.<br /> <br /> En la tercera parte, la más extensa, se amplía el abanico de dispositivos bajo estudio. Se ha escogido una selección de circuitos y sistemas digitales propios de la lógica secuencial y se ha introducido en algunos de los diseños planteados, nueva lógica combinacional, como es el caso de diferentes decodificadores modulares. Si bien la mayoría de los circuitos secuenciales propuestos son de naturaleza síncrona, entre los que se encuentran contadores, registros de desplazamiento y otras máquinas de estados finitos, se ha reservado un espacio para el diseño asíncrono de un divisor de frecuencia.”<br />

No hay comentarios para este ejemplar.

Ingresar a su cuenta para colocar un comentario.

Haga clic en una imagen para verla en el visor de imágenes

Con tecnología Koha